Шифратордан Электрлік принципиалды схемасын құру
МАЗМҰНЫ
ТАПСЫРМА 3
КІРІСПЕ 4
I. БӨЛІМ. Шифратордан Электрлік принципиалды схемасын құру 5
II. БӨЛІМ. Санауыштың принципиалды электрлік схемасын құру 12
III. БӨЛІМ. Регистрдің микросхемасын таңдау 20
IV. БӨЛІМ. ОЕСҚ-дің микросхемасын таңдау 23
V. Құрылғының принципиалды электрлік схемасы және элементтердің тізімі
ҚОРЫТЫНДЫ 25
ҚОЛДАНЫЛҒАН ӘДЕБИЕТТЕР 26
ТАПСЫРМА
Сурет 1.1-де салынған құрылымдық схема бойынша цифрлық ақпаратты
Сурет 1.1
КІРІСПЕ
Бұл курстық жұмыcты бастамас бұрын студенттің микросхематехника пәнінен
БӨЛІМ. Шифратордан Электрлік принципиалды схемасын құру
Шифратор (нышандағыш)
Шифратор немесе кодер (coder немесе encoder) – сандық
Микросхема түрінде шифратор екі түрде шығарылады:
Кез-келген ондық санды екілік-ондық кодқа “2421” түрлендіруде 10х4
Алғашқы сегіз 0 -ден 7-ге дейінгі ондық санды
Нұсқа бойынша нақты кодтің түрі және түрлендірілетін m-саны
Кесте 1.1
Нұсқаның номері Кодтың түрі Енгізілетін цифралардың саны Тригерлердің
n
m
1 2421 12 D 10 2
Сурет 1.2
Кіріс және шығыс саны мен қызметін анықтау:
Мұндай шифратор барлық 0...9-ға дейінгі ондық сандар үшін
кірістен және “2421” төртразрядты код үшін 4 шығыстан
Шифратордың ақиқат кестесін түземіз (кесте 1.2) 1.3 кестесін
Кесте 1.2
Ондық сан кірістері “2421” код шығыстары
X D C B A
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 1 0 1 1
6 1 1 0 0
7 1 1 0 1
8 1 1 1 0
9 1 1 1 1
Кесте 1.3
Ондық сандар Екілік – ондық код
8421 7421 5421 2421 5311 Грей
0 0000 0000 0000 0000 0000 0000
1 0001 0001 0001 0001 0001 0001
2 0010 0010 0010 0010 0011 0011
3 0011 0011 0011 0011 0100 0010
4 0100 0100 0100 0100 0101 0110
5 0101 0101 1000 1011 1000 0111
6 0110 0110 1001 1100 1001 0101
7 0111 1000 1010 1101 1011 0100
8 1000 1001 1011 1110 1100 1100
9 1001 1010 1100 1111 1101 1101
Кесте 1.3 жалғасы
Ондық сандар Екілік – ондық код
3-тен артық 5-тен 2 3а + 2 51111
0 0011 11000 00010 00000 00000
1 0100 01100 00101 00001 00001
2 0101 00110 01000 00011 00011
3 0110 00011 01011 00111 00111
4 0111 10001 01110 01111 01111
5 1000 10100 10001 10000 11111
6 1001 01010 10100 11000 11110
7 1010 00101 10111 11100 11100
8 1011 10010 11010 11110 11000
9 1100 01001 1101 11111 10000
Әрбір шифратор шығысына СДНФ жазамыз:
A = X1 V X3 V X5 V
B = X2 V X3 V X5 V
C = X4 V X6 V X7 V
D = X5 V X6 V X7 V
И-НЕ базисіне ауысамыз және тиісті логикалық элемент санын
Бұл базиске өту үшін әуелі
Екілік инверсия заңын. A=A
Де Морганның 1-ші заңын пайдаланамыз.
B V C V D... = B *
Алынған логикалық мәнді “Шеффер штрихы” символымен жазу ұсынылады.
A = X1 V X3 V X5 V
1 элемент 5И-НЕ.
Қалған логикалық мәндер осындай құрылымда болады, И-НЕ базисіне
B = X2 I X3 I X5 I
C = X4 I X6 I X7 I
D = X5 I X6 I X7 I
Шифратор схемасын құру үшін: 4 элемент 5И-НЕ қажет.
Ескеру қажет, логикалық мәндердің X1, X2, X3 барлық
Микросхеманы таңдау: КР1533ЛА2 бір микросхемасын (5И-НЕ элементінен тұратын
И-НЕ базисіне шифратор схемасын сызамыз (сурет 1.3)
Сурет 1.3
Осы схемаға элемент тізімін түземіз (кесте 1.4)
Кесте 1.4
Поз. Шарты Аталуы Саны Ескерту
D1...D4 КР1533ЛА2 4
Қандай да бір ондық санды түрлендіру үшін статистикалық
Шифратор 2 санын кодтау керек. Ол үшін активті
Ешқайда қосылмайтын қосымша сызықтарды алып тастау керек.
Жұмысқа анализдеуді орындағанда қолданған сигналдарды алып тастау керек.
Микросхеманың корпус шығыстарын нөмірлеу керек.
Схемаларды оқуға ыңғайлы болу үшін ішкі жалғастыру сымдардың
Кірісті солға жылжыту керек.
Жоғарыда айтылғандарды ескере отырып шифратор схемасы 1.4 суретте
Сурет 1.4
БӨЛІМ. Санауыштың принципиалды электрлік схемасын құру
Санауыштар дегеніміз – цифрлық электронды құрылғы, кірісінде қанша
Санауыштардың негізі ретінде екілік кодты және екілік ондық
Әр импульс келген сайын есептеу нәтижесі бірге өсетін
Егер есептеу процесінде бұл нәтиже бірге кемісе бұндай
Санауыштың триггерлер санын, санайтын кірулердің және шығулардың санын
Нұсқа бойынша онға дейінгі импульстар санын есептеп шығару
Санауыштың ақиқат кестесін жазамыз:
Санауыштың ақиқат кестесі 2.1 кестесінде берілген.
Кесте 2.1
Кірудегі
Имп-с
номері Санауыш нәтижесі Триггердің кірулеріндегі сигналдар
Ондық
жүйе Екілік жүйе
Q3 Q2 Q1 Q0 D3 D2 D1 D0
1 0 0 0 0 0 0 0
2 1 0 0 0 1 0 0
3 2 0 0 1 0 0 0
4 3 0 0 1 1 0 1
5 4 0 1 0 0 0 1
6 5 1 0 1 1 0 1
7 6 1 1 0 0 0 1
8 7 1 1 0 1 1 0
9 8 1 1 1 0 1 0
10 9 1 1 1 1 0 0
Вейч картасын толтырудың тәртібін анықтаймыз:
Барлық триггерлердің D кірулері үшін Вейч карталарын толтырамыз
D0 = Q3 * Q2 * Q1 *
Q3 * Q2 * Q1 * Q0 V
1 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
2 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
3 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
4 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
МДНФ:
D0 = Q3 * Q2 * Q0 V
D1 = Q3 * Q2 * Q1 *
Q3 * Q2 * Q1 * Q0
D2 = Q3 * Q2 * Q1 *
Q3 * Q2 * Q1 * Q0
1 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
2 аймақ.
Q3 * Q2 * Q1 * Q0
Q3 * Q2 * Q1 * Q0
МДНФ:
D2 = Q2 * Q1 * Q0 V
D3 = Q3 * Q2 * Q1 *
БӨЛІМ. Регистрдің микросхемасын таңдау
Регистр деп - сандық құрылғыларды триггерлердің паралельді және
Паралельді
Тізбектей
Универсалды
Төрт разрядты универсалды К555ИР11 регистрдің микросхемасы төменгі 3.1
Сурет 3.1
Универсалды регистр негізінде паралельді және тізбектелген регистрлер жұмыс
Сурет 3.2
Д1,2,3,4 – коммутатор
Д9 – дешифратор
Д11 V – паралельді және тізбектеи кірістерді ажырату
Регистрің ақпараттық шығындарға арналған уақыттық диаграммасы:
БӨЛІМ. ОЕСҚ-дің микросхемасын таңдау
ОЕСҚ-ның разрядтілігінін, ұяшықтарының санын және ақпараттық сыйымдылығын есептейміз.
ОЕСҚ – разрядтілігі: n=4 өйткені ақпарат 4 разрядтілік
M=n*N=4*10=40бит
Осы талаптарға К555РУ2 ОЕСҚ-ның микросхемасы сәйкес келеді.
Д 4
D0
D1
D2
D3 RAM
D1
D2
D3
D4
A1
A2
A3
A4
GS
WR/RD
Құрылғының принципиалды электрлік схемасы және элементтердің тізімі
Поз. Шарты Аталуы Саны Ескерту
D1...D4 КР1533ЛА2 4
ҚОРЫТЫНДЫ
Бұл курстық жұмыста біз шифратор, дешишратор, санауыштар, логикалық
ҚОЛДАНЫЛҒАН ӘДЕБИЕТТЕР
Ө.Ә.Айгараева, М.А.Нысанов, К.С.Асанова. Сандық қондырғылар және микропроцессорлық жүйелер.
Шарапов А.В. Микроэлектроника: Учебное пособие. – Томск: Томский
Нарышкин А.К. Цифровые устройства и микропроцессоры: Учеб. Пособие
Интегральные микросхемы: Справочник / Б.В.Тарабрин, Л.Ф.Лунин, Ю.Н.Смирнов и
Гольденберг Л.М. Цифровые устройства и микропроцессорные системы. Задачи
Шифратор
Пернетақта
Импульстік генератордан
келетін кіру
ОЕСҚ-ның шығулары
Регистрдің ақпаратты шығулары
Адрестік ОЕСҚ
кірулер
Санауыш
Регистр
РжБК
26
Беттер
Әдеб.
Курстық жұмыс
Бекітемін.
Н. Контр.
Реценз.
.
Тексеру.
Зерттеу жұм..
1304063.КҚҚКТ.343.05.12
2
Бет
күні
Қолы
Құжаттың №.
Беті
Өзг.
1304063.КҚҚКТ.343.05.12
26
Бет
Күні
Қолы
Құжаттың №.
Бет
Өзг.
Ақпаратты басқару жүйесінің жұмысы туралы
Радиоқабылдағыштың бiр бөлiгi радиожиiлiкті алдын ала есептеуiнiң әдiстемесi
Технологиялық процессті автоматтандыру сұлбасы
Ақтөбе мұнай өңдеу зауытындағы газды кептіру процесінің автоматтандырылуын жобалау
Өндірістегі сұйықтықтың тұндырылу процесінің автоматтандырылуын жобалау
Күшейткіштің структуралық схемасын таңдау
Технологиялық процесті автоматтандыру
Күшейткіштің жұмыстарының көрсеткіштері
Операциялық күшейткіштің қасиеттері
Wi-Fi каналдарымен қамтамасыздырылған телеөлшеу жүйесін жасау