ПРОЦЕССОРЛЫҚ ҚОНДЫРҒЫ
Мазмұны
1. Кіріспе.
2. БҚ-ның алгоритмі (Блок схема.)
3. БҚ-ның өту граф схемасы.
4. БҚ-ның ақиқат кестесі және МК
5. Вейч картасының толтырылу тәртібін анықтау.
6. Барлық триггерлердің J және K
7. Микросхеманы таңдау және спецификация құру.
8. БҚ-ның принципиалды схемасын құру.
9. Жұмысты талдау. Талдау үшін тапсырма:
Кіріспе
Қазіргі кездегі шығарылатын кез-келген байланыс аппаратураларында:
Цифрлық техниканың негіздері. Цифрлық сигналдар туралы
Кез-келген цифрлық қондырғыларда біз сигналдың екі
1. Логикалық 0
2. Логикалық 1
Бұл цифрлық сигналдар екі түрде көрсетілуі
1. Бірінші түрі – потенцилдық –
1.1. Оң логикалық – бұнда логикалық
1.2. Теріс логикалық – бұнда логикалық
2. Екінші түрі – импульстік –
Цифрлық техникада импульстік сигналдар ретінде импульстік
Процессор – бұл қажетті бірізділікпен белгілі
Процессорлық қондырғының құрылысы
Кез-келген процессор негізгі екі бөліктен құрылады.
1. ОҚ (операциялық қондырғы) – бұнда
2. БҚ (басқарушы қондырғы) – бұл
4
3
х1
х2
хn :
2
1 : 5
уn
1-сурет
1-сыртқы басқару сигналдарының кірістері; 2-басқарушы тізбектер;
БҚ-басқарушы сигналдарды сыртқы басқарушы сигналдардың әсерімен
Кезекті операцияны орындау үшін басқарушы
Ең қарапайым әрекеттерге бөлінбейтін операция микрооперация
Процессорлық қондырғылардың құрылу негіздері
Процессорлық қондырғыларды жобалаған кезде негізгі екі
Схемалық логика негізі.
Жобалау кезінде микросхемалар таңдалады және алынған
Программалық логика негізі.
Бір немесе бірнеше БИС-тің көмегімен универсалды
2-бөлім. БҚ-ның алгоритмі (Блок-схемасы)
а0
а1
а2
а3
а4
1
0 1
0
3 бөлім. БҚ-ның өту граф схемасы
2
1
7
3
5
4
4-бөлім. БҚ-ның ақиқат кестесі
Ауысу
номері Жағдайлар Белгілер
х МК
Регистрдің триг-нің кірістеріндегі бискалдар
алдыңғы келесі
a Q Q Q a Q
у J2 K2 J1 K1 J0
1 а0 0 0 0 а1
2 а1 0 0 1 а2
3 а2 0 1 0 а3
4 а3 0 1 1 а4
5 а4 1 0 0 а0
6 а4 1 0 0 а0
7 а4 1 0 0 а1
Жағдайлар Q2 Q1 Q0
а0 0 0 0
а1 0 0 1
а2 0 1 0
а3 0 1 1
а4 1 0 0
Ауысу J R
0→0
0→1
1→0
1→1 0
1
-
- -
-
1
0
у1=Q2 · Q1 · Q0 =
1И-НЕ эл.тер.үшін
у2=Q2 · Q1 · Q0 =
- 1И-НЕ эл.тер.үшін
у3=Q2 · Q1 · Q0 =
- 1И-НЕ эл.тер.үшін
у4=Q2 · Q1 · Q0 =
И-НЕ эл.тер.үшін
у5=Q2 · Q1 · Q0 ·
эл + 2 kip - 2
у5=Q2 · Q1 · Q0 ·
эл + 2 kip - 1
8 kip – 2 И-НЕ эл.
3 kip – 4 И-НЕ эл.
2 kip – 7 И-НЕ эл.
5-бөлім. Вейч картасының толтырылу тәртібін анықтау
ауысу
номері
*
*
*
* *
4
2
3
1
1
2
3
4
5
6
7
*
* - -
- - - -
- -
*
* * *
1
1
*
*
* * * *
-
- 1 1
-
-
*
* -
- -
-
* * * *
1
1 - -
- -
*
* 1
* * * *
-
- - -
1
1 1 1
6-бөлім. Барлық триггерлердің J және K
J2 = Q1 · Q0 =
1 И-НЕ эл.терістеу үшін
К2 = 1 тең, себебі нольдік
J1 = Q0
К1 = Q0
J0 = Q2 v Q2 ·
8kip 1И-НЕ эл + 2kip-1И-НЕ
К0 = 1 тең, себебі нольдік
Бар. 8kip 1И-НЕ
2kip - 3И-НЕ эл.
7-бөлім. Микросхеманы таңдау және спецификация құру
БҚ-ның схемасында барлығы
2 JК – триггері
8kip – 3 И-НЕ эл.
3kip – 4 И-НЕ эл.
2kip – 10 И-НЕ эл.
СПЕЦИФИКАЦИЯ
Поз-дың
белгісі Атауы Саны Ескерту
Д Д1 530 ТВ9 1
Д Д2 530ТВ9 1 1 п/ды
Д Д3 К555ЛА2 1
Д Д4 К555ЛА2 1
Д Д5 К555ЛА2 1
Д Д6 К555ЛА4 1
Д Д7 К555ЛА4 1 2 п/ды
Д Д8 К555ЛА3 1
Д Д9 К555ЛА3 1
Д Д10 К555ЛА3 1 2 п/ды
9-бөлім. Жұмысты талдау
9.1. Қондырғы Q4 жағдайынан
Қондырғы Q4 жағдайында болғанда жағдай регистрінің
9.2. “Белгілер” сигналдарының мағынасы
х1= 1
9.3. Схема бойынша басқарушы тізбектердегі сигналдардың
J2 = 0; J1
К2 = 1; К1 =
9.4. Активті сигнал 1; У6
9.5. Кейбір уақыт моментінде синхронизациялық кіріске
2
6
7
Басы
у1
у2
у3
У4
х1
х2
у5
у6
Соңы
а0
а1
а2
а3
а4